180nm طراحی بلوک mdac مناسب برای طبقه اول مبدل خط لوله ای10 بیتیبا نرخ نمونه برداری 300ms/s در تکنولوژی cmos
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده برق و الکترونیک
- نویسنده اسلام قربانی
- استاد راهنما ضیاالدین دایی کوزه کنانی جعفر صبحی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1391
چکیده
در این پایان نامه سیستم mdac ای را که خطینگی لازم برای کار در طبقه اول یک مبدل آنالوگ به دیجیتال خط لوله ای را داشته باشد،طراحی شده است.ماکزیمم سرعت نمونه برداری در آن سیصد میلیون نمونه در ثانیه است و رزولوشن مبدل خط لوله ای این mdac ده بیت می باشد.طبقه اول این مبدل دو بیت تولید خواهد کرد که نیم بیت از آن برای تصحیح خطای دیجیتالی استفاده می شود. پس mdac مورد نظر با ساختار 1.5 بیتی طراحی شده است.همچنین خطای دیجیتالی بهره محدود تقویت کننده را با استفاده از تنظیم نسبت خازنهای فیدبک اصلاح کرده ایم. در این روش خطای بهره حلقه باز باید تغییرات محدودی داشته باشد تا خطینگی بلوک mdac کم نشود.بنابراین طراحی تقویت کننده با خطای بهره محدود حلقه باز یکی از چالش های مورد نظر در این پایان نامه است.برای طراحی از تکنولوژی 180nm cmos استفاده شده است که شبیه سازیهای مدار در محیط hspice صورت گرفته است.
منابع مشابه
طراحی بلوک mdac برای مبدل آنالوگ به دیجیتال pipeline 12 بیتی با فرکانس نمونه برداری 200ms/s در تکنولوژی 0.35micron cmos
مبدل های آنالوگ به دیجیتال با معماری pipeline از چندین طبقه به صورت پشت سر هم تشکیل می شوند، که هر طبقه شامل یک مبدل آنالوگ به دیجیتال با تفکیک پذیری پایین و یک مدار آنالوگ که سیگنال آنالوگ خروجی طبقه را برای طبقات بعد محاسبه می کند. مدار آنالوگ شامل یک مبدل دیجیتال به آنالوگ ، یک تفریق کننده و یک تقویت کننده می باشد که در مجموع آن را مبدل دیجیتال به آنالوگ ضرب کننده می نامند. سرعت این بلوک بیا...
15 صفحه اولکالیبراسیون و تصحیح خطا در یک مبدل آنالوگ به دیجیتال خط لوله ای با نرخ نمونه برداری 300 میلیون نمونه بر ثانیه در تکنولوژی cmos 180
از زمانی که سیستمهای پردازشگر دیجیتال طراحی شده اند، این مسئله نیز به همراه آن مطرح شد که چگونه می توان یک سیگنال آنالوگ را به یک سیستم دیجیتال وارد کرد و به طور متقابل ، چگونه باید سیگنالهای دیجیتال خارج شده از سیستمهای دیجیتال را به دنیای آنالوگ تحویل داد. در اینجا بود که ضرورت ساخت مبدلهای آنالوگ به دیجیتال و دیجیتال به آنالوگ احساس شد و انواع مختلفی از مبدلهای فوق معرفی شد. ارائه طرحهای جدی...
طراحی یک سیستم مناسب برای مبدل آنالوگ به دیجیتال pipeline 12-bit جهت رسیدن به نرخ نمونه برداری 200ms/s در تکنولوژی cmos 0.35µm
مشکل ترین قسمت طراحی مبدل آنالوگ به دیجیتال pipeline مربوط به طراحی طبقات اولیه می شود. بطوریکه می توان گفت که دقت طبقه اول، دقت کل مبدل را تعیین می کند. چیزی که در همه طراحی های انجام شده تا به حال مشترک می باشد، dc gain بالا برای آپ امپ بکار رفته در mdac است (البته در مواردی که از کالیبراسیون استفاده شده، الزامی به بالا بردن بهره حلقه باز آپ امپ دیده نمی شود). همانطور که می دانید با زیاد کردن...
15 صفحه اولطراحی بخش sample & hold یک مبدل آنالوگ به دیجیتال pipeline با نرخ نمونه برداری 300msps ده بیتی در تکنولوژی cmos 0.18µm
از زمانی که سیستم های پردازشگر دیجیتال مطرح شده اند این مساله نیز به همراه آن مطرح بوده که چگونه می توان یک سیگنال آنالوگ را جهت استفاده در سیستم دیجیتال، به سیگنال دیجیتال تبدیل نمود و به طور متقابل، چگونه می توان سیگنال دیجیتال پردازش شده را به سیگنال آنالوگ تبدیل کرد. در اینجا بود که ضرورت ساخت مبدل های آنالوگ به دیجیتال و دیجیتال به آنالوگ احساس شد و انواع مختلفی از این مبدل ها معرفی گردید....
طراحی یک تقویت کننده مناسب برای مبدل خازن به ولتاژ با خطینگی بالا در تکنولوژی 0.18µm cmos
توسط کالیبراسیون خودکار بسیاری از منابع خطا همانند رانش و عدم قطعیت پارامترهای مدار حذف می گردد. اما کالیبراسیون خودکار بر پایه سیستم های خطی است و بنابراین برای سیستمی که در آن کالیبراسیون خودکار اعمال شده است، غیرخطینگی یکی از منابع عمده خطا می باشد. در این پایان نامه غیرخطینگی یک مبدل خازن به ولتاژ را که سر جلویی بسیاری از مبدل های خازن به دیجیتال می باشد، بررسی نموده ایم و نشان داده ایم که ...
طراحی و شبیهسازی مبدل آنالوگ به دیجیتال لولهای مبتنی بر مقایسهگر ولتاژ پایین
در این مقاله، یک مبدل آنالوگ به دیجیتال لولهای مبتنی بر مقایسهگر ولتاژ پایین طراحی شده است. حذف تقویتکننده و جایگزین کردن آن بهوسیله یک مقایسهگر و منبع جریان تأثیر زیادی در کاهش توان مصرفی و پیچیدگی طراحی داشته است. برای طبقه اول از یک دو برابرکننده بهره خازنی بهعنوان MDAC استفاده شده است تا دقت لازم را برای ولتاژ خروجی طبقه اول فراهم آورد. بهدلیل اثر بارگذاری طبقه دوم بر روی طبقه اول از...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز - دانشکده برق و الکترونیک
کلمات کلیدی
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023